

# **Ch.1-3 Computer Abstractions & Technology**

#### ▼ 1.7 전력 장벽

▼ What happened to Clock Rates and Why?



- 오랫동안 빠르게 증가하다가 최근에 주춤 or 감소 ⇒ 사용 전력 한계에 도달
- CMOS(집적회로의 주된 기술) IC technology

$$Power \propto \frac{1}{2} \times Capacitorload \times voltage^2 \times frequency \Rightarrow clock speed \uparrow (x1000)$$

#### ▼ 상대 전력(Reducing Power)

- 가정
  - 1. 85% of capacitive load of old CPU
  - 2. 15% voltage and 15% frequency reduction

$$rac{Pnew}{Pold} = rac{Cold imes 0.85 imes (Vold imes 0.85)^2 imes Fold imes 0.85}{Cold imes Vold^2 imes Fold} = 0.85^4$$
 \_\_\_\_ ০, দ এটা  $Q$ 

**New processor** ⇒ 0.52배의 소비 전력(구형의 절반)

• computer designer ⇒ 전력 장벽에 시달림

더 이상 전압을 줄일 수 없고 더 단열할 수 없음 → 어떻게 성능 향상?
 → Cote를 더 넓기!

#### ▼ 1.8 Multiprocessors



- #2010 COTICE
  Multicore\_microprocessors → more than one processor per chip
  - 더 많은 집적회로 → 처리량 개선에 효과 ( memory 수)
  - o no more free-lunch → 병렬 프로그램 작성 필요성이 생김
    - instruction level의 병렬성과 비교
      - h/w : 한 번에 여러 개의 instruction 실행
      - instruction : h/w와 다르게 programmer에게 눈에 띄지 않음
    - hard to do
      - 성능을 위해 programming → 프로그래밍 어려움
      - load balancing → 스케줄링, 조정하는 오버헤드가 작아야 함
      - optimizing communication and synchronization

#### ▼ 1.9 실례 : intel core i7 벤치마킹

- **▼ SPEC CPU Benchmark** 
  - workload : 실행시키는 프로그램 집합
    - → 두 컴퓨터 시스템을 평가할 때 같은 workload의 실행시간 비교
    - ⇒ but, 대부분의 사용자는 이런 상황에 있지 않다.

- → 새로운 성능 평가 방법으로 자기 workload에 대한 컴퓨터 성능을 기대
- ⇒ Benchmark : 성능을 측정하기 위해 선택된 프로그램 집합
- Benchmark: 사용자의 실제 workload에 대한 성능을 잘 반영할 것이라고 생각함
  - 자주 생기는 일은 더 빠르게 하기 위함 → 중요한 역할
- SPEC: 표준 벤치마크를 만들어 컴퓨터 시스템 성능 증진을 도움
  - o SPEC 2017: 정수 벤치마크 10개 + 부동 소수점 벤치마크 13개
  - 。 SPECratio : 정규화한 결과 → 클수록 성능이 더 좋은 컴퓨터
  - ⇒ SPECratio를 기하평균해서 SPEC 2017의 요약값을 구함



#### ▼ 1.11 오류 및 함정

- ▼ Amdahl's Law -> Dig Problem = 300m(HP 748)1/2
  - pitfall:
    - 컴퓨터의 한 부분만 개선 → 개선된 양에 비례 → 전체 성능이 좋아질 것이라고 기대 (성운안을 쫓아지는 전 K)
    - 。 개선 후의 실행 시간 구하기 ⇒ 기술에 영향을 받는 부분과 받지 않는 부분이 존재

 $T_{old} = T_{affected} + T_{unaffected}$ 

⇒ 是在信(保护路) on 强和的 NSF → 保

## \* of the UN attended



- example
  - assumption:  $T_{old} = 80 + 20 = 100$ 
    - 80초의 multiplication 시간과 함께 100초 동안 프로그램이 실행된다고 가정
  - 1. 4배 빠르게 하기 위해서는 multiplication 속도를 얼마나 올려야 함?

$$T_{new} = rac{100}{4} = 25 = 5(multiplication) + 20(noaffect) \ speed = rac{80}{5} = 16times$$

2. 5배 빠르게 → multiplication time이 0이어야 함 → 불가

### ▼ Low Power at Idle > Power of CPV 55% H24171- X

- fallacy: 이용률이 낮은 컴퓨터는 전력 소모가 낮다
  - 。 서버는 workload가 가변적 → 이용률 낮을 때의 전력 효율
  - 。 에너지에 비례하는 컴퓨팅 → hw 재설계 필요
- fallacy: 성능에 초점을 둔 설계와 에너지 효율에 초점을 둔 설계는 무관하다

#### **▼ MIPS** as a performance metric

- *pitfall*: performance equation → performance metric의 일부로 활용하는 것
- MIPS: Millons of Instructions Per second → 초당 볓백만개의 명령어?

- ㅇ 문제점

$$NZPS = \frac{CPINOS}{CPINOS} \quad Cboktone = 4×109$$

$$IC_1 = 7×109$$

example

Two different compilers are being tested for a 4 GHz. machine

With three different classes of instructions

|                                                                | Inst. type                          | Class A           | Class B     | Class C   |                          |
|----------------------------------------------------------------|-------------------------------------|-------------------|-------------|-----------|--------------------------|
|                                                                | CPI                                 | <u>(1)</u>        | <b>(2</b> ) | (3)       |                          |
| ▶ Both compilers are used to produce code for a large piece of |                                     |                   |             |           |                          |
|                                                                | software. $\wedge$                  |                   |             | 1         | 4-40                     |
|                                                                | Inst. Type                          | Class A           | Class B     | Class C   | total<br>-> 7 billion    |
|                                                                | The 1st compiler's code             | Class A 5 billion | 1 billion   | 1 billion | → + p(((c))              |
|                                                                | The 2 <sup>nd</sup> compiler's code |                   | 1 billion   | 1 billion | $\rightarrow$ 12 billion |

$$TC_{1} = 7 \times 10^{9} \qquad (\frac{5}{7} \text{ cpTr} \times \text{Ins}_{1})$$

$$CPI_{1} = \frac{(1 \times 7 + 2 \times 1 + 3 \times 1) \times 10^{9}}{7 \times 10^{9}} = \frac{10}{7} = \frac{40}{28}$$

$$TC_{2} = (2 \times 10^{9})$$

$$CPI_{2} = \frac{(1 \times 10^{9} \times 10^{9}) \times 10^{9}}{12 \times 10^{9}} = \frac{15}{12} = \frac{5}{4} = \frac{35}{28}$$

$$TI = \frac{\text{Cycles}}{\text{IC}}$$

$$\frac{4\times10^9}{\text{IC}} = \frac{4\times10^9}{4\times10^9} = \frac{25}{4\times10^9}$$

$$\therefore MTPS_{1} = \frac{4 \times 10^{9}}{28 \times 10^{6}} = \frac{28 \times 10^{9}}{10^{7}} = 2800$$

$$MTPS_{2} = \frac{4 \times 10^{9}}{4 \times 10^{6}} = \frac{16}{5} \times 10^{3} = 3200$$

$$Ex + twe = \frac{I'C}{T'C} = \frac{Cock + tote}{Cock + tote} \times 1000$$

$$Ex + twe = \frac{I'C}{T'C} = \frac{Cock + tote}{Cock + tote} \times 1000$$

$$= \frac{QI \times I, C}{Clock late}$$

$$Ex_1 = \frac{10}{7} \times 7 \times 10^9 \times \frac{1}{4 \times 10^9} = 2.5$$

$$Ex_2 = \frac{9}{4} \times 12 \times 10^9 \times \frac{1}{4 \times 10^9} = \frac{15}{4} \times 3.5$$

··· Ex:101日時( CPIH 次江卫子27 発过X)

